Chiplet有望成为国内半导体弯道超车的重要途径

发布时间:2023-04-4 阅读量:771 来源: 我爱方案网 作者: bebop

Chiplet是将一类满足特定功能的die,通过die-to-die内部互联技术实现多个模块芯片与底层基础芯片封装在一起,进而形成一个系统芯片。它能在不改变制程的前提下提升芯片集成度,提高算力并保证芯片生产良率,相比传统SoC在设计灵活度、设计与生产成本、上市周期等方面优势明显,有望成为后摩尔时代我国集成电路弯道超车的重要途径。

 

资料显示,Chiplet可在不改变制程的前提下提升算力,且保证芯片良率。Chiplet俗称“芯粒”,又称“小芯片组”,从字面意义上可以理解为“粒度更小的芯片”。它是将一类满足特定功能的die,通过die-to-die内部互联技术实现多个模块芯片与底层基础芯片封装在一起,进而形成一个系统芯片。它可以有效提升芯片的集成度,是在不改变制程的前提下提升算力,并且保证芯片生产良率的一种手段。

 

目前,Chiplet市场规模正不断扩张,预计2034年有望达到570亿美元。Chiplet可在一定程度上避免摩尔定律放缓的窘境,全球半导体龙头企业积极推进,市场规模有望实现高速增长。Omdia指出,2018年全球Chiplet市场规模约为6.45亿美元,至2024年将达到58亿美元,预计到2035年有望突破570亿美元,2018-2035年复合增长率超过30%

 

Chiplet的多种优势

 

与传统SoC相比,Chiplet在设计灵活度、设计与生产成本、上市周期等方面优势明显。传统SoC,即系统级单芯片,是将多个负责不同类型计算任务的计算单元,通过光刻的形式制作到同一块晶圆上。随着摩尔定律放缓,传统的SoC的生产周期越来越长,在成本大幅增加的情况下性能提升幅度有限,行业接近制造瓶颈;与SoC不同,Chiplet是将一块原本复杂的SoC芯片,从设计时就先按照不同的计算单元或功能单元对其进行分解,然后每个单元选择最适合的半导体制程工艺进行分别制造,再通过先进封装技术将各个单元彼此互联,最终集成封装为一个系统级芯片组。

 

相比传统的SoCChiplet能够有效降低研发、设计与制造成本,并显著提升芯片良率。英特尔公司高级副总裁、中国区董事长王锐在2022世界集成电路大会上表示,Chiplet技术是产业链生产效率进一步优化的必然选择。“不但提高芯片制造良品率,利用最合适的工艺满足数字、模拟、射频、I/O等不同技术需求,而且更将大规模的SoC按照不同的功能,分解为模块化的芯粒,减少重复的设计和验证环节,大幅度降低设计复杂程度,提高产品迭代速度。且有利于后续的产品迭代,缩短上市周期。”

 

Chiplet的主要优势包括以下三种:

 

优势一:降低芯片设计的复杂程度,有效降低研发与设计成本。Chiplet芯粒设计灵活,且可重复使用,通过将已知的合格芯片裸片进行集成,能够缩短芯片的研发与设计周期,降低研发设计成本。据悉,设计28nm芯片的平均成本为4,000万美元,设计7nm芯片的成本上升至2.17亿美元。而The Linley Group的白皮书《Chiplets Gain Rapid Adoption: Why Big Chips Are Getting Small》中提出,Chiplet技术可以将大型7nm设计的成本降低25%。;

 

优势二:提升良率。SoC将多个不同类型计算任务的计算单元以光刻形式集成在同一片晶圆上,随着先进制程不断推进,单位面积上集成的晶体管数量越来越多,设计周期越来越厂,芯片面积也在加大。高性能计算等领域巨大运算需求推动逻辑芯片运算核心数量上升,配套SRAM容量、I/O数量随之提升。随着芯片面积的加大和集成的晶体管数量增多,对制造过程中的芯片良率提出较高挑战,让芯片生产中的工艺误差和加工缺陷显得愈发明显,一个微小的缺陷就可能导致整个大芯片报废。Chiplet技术将大芯片分割成不同功能模块进行独立制造,通过将广泛的、成熟的芯片裸片进行集成,只需保障各个被集成的成熟芯片良率即可,能够降低先进制程的研发与制造风险,有效提升良率。

 

优势三:大幅降低芯片制造成本。SoC中的逻辑计算单元对性能要求高,整体依赖先进制程,具有极高的生产壁垒与制造成本;Chiplet方案则可针对不同的模块采取不同的合适的制程,分开制造,最后采用先进封装技术进行组装,能大幅降低芯片的制造成本。

 

在多项优势的加持下,Chiplet技术已逐渐成为芯片厂商较为依赖的技术手段,被认为是未来芯片行业发展的重要方向。截至目前,芯原股份、长电科技、OPPO、阿里巴巴等众多国内知名企业已经开始研究Chiplet技术,共同构建Chiplet生态体系,助力行业快速发展。

 


相关资讯
工业富联2025上半年业绩预增公告:AI驱动云计算业务爆发式增长

工业富联(601138.SH)于7月7日发布2025年上半年业绩预增公告。数据显示,公司第二季度归母净利润预计达67.27亿至69.27亿元,同比增幅47.72%至52.11%;上半年净利润区间为119.58亿至121.58亿元,同比增长36.84%至39.12%。扣除非经常性损益后,净利润增长动能更强,二季度同比增幅达57.10%至61.80%。

专为安全而生:意法L9800八通道车规驱动器解析与竞争优势​

随着汽车电子化、智能化程度不断提升,对电子控制单元(ECU)的可靠性、安全性和空间利用率提出了更高要求。车身控制系统、热管理模块等关键功能需满足严格的功能安全标准,同时面临紧凑化设计挑战。意法半导体推出的L9800车规级8通道低边驱动器,正是为解决这些核心需求而生的创新解决方案。

联电加速高压制程与先进封装布局,携手英特尔、高通突围成熟制程竞争

中国台湾芯片制造商联华电子(联电)近期在高压制程技术与先进封装领域取得突破性进展。公司2024年投入156亿新台币研发资金,重点攻关5G通信、AI、物联网及车用电子所需工艺,同步推进12nm/14nm特殊制程及3D IC封装技术。

历史新高!DISCO季度出货首破900亿,AI驱动半导体设备需求火爆

东京,2025年7月 ——全球领先的半导体制造设备供应商DISCO公司近期发布关键运营数据:其在2025财年第一季度(2025自然年4月至6月)的非合并出货金额达930亿日元(约合人民币45.9亿元),不仅实现了同比增长8.5% 的稳健势头,更成功超越2024财年第三季度(2024年10月-12月)创下的908亿日元记录,登顶公司单季出货额历史峰值。这标志着DISCO在过去六个季度中第五次录得增长,展现出强劲且持续的业绩韧性。

蓉城聚势!AI芯算驱动,2025成都西部电博会7月9日盛大开幕

2025年7月9日至11日,一场引领西南乃至全国电子信息产业风向的盛会——第十三届中国(西部)电子信息博览会,将于成都世纪城新国际会展中心璀璨启幕! 本届展会深度契合时代发展与产业升级脉搏,匠心布局电子元器件、集成电路、特种电子、数字产业、机器人等核心主题展区,并特设西部地区创新成果专区。十余场高规格专题论坛、500+专家学者前沿洞见、500+优质厂商创新成果展示、超20000名专业观众共聚一堂,海量创新方案与新品首发、精彩活动轮番上演,共同铸就这场融汇前沿智慧与澎湃创新的西部电子信息领域年度盛宴!