可将仪器抖动降至100飞秒以下的测试解决方案

发布时间:2012-11-21 阅读量:684 来源: 发布人:

导读:100G通信系统设计人员面临的一个主要测试挑战是采集保真度足够高的高码率信号,泰克公司日前推出用于DSA8300示波器的新相位参考模块82A04B。通过与该电采样模块的结合使用,可使得仪器抖动典型值小于100飞秒,这是目前市场上多通道示波器(采样或实时)中的最低抖动水平。

DSA8300在满足IEEE802.3ba和32G光纤通道测试规范的条件下,成为设计、调试和检测重要100G发射器和链路(最多6个通道)的理想仪器之选。

100 (4x25) Gb/s通信系统设计人员面临的一个主要测试挑战是采集保真度足够高的高码率信号,以便在实际测试条件下对被测器件进行精确检测。随着时钟速度继续增加,位周期在25Gb/s时只有40微微秒,对于最小化仪器抖动和噪声来说,提供足够带宽来帮助信号被充分检测变得至关重要。

泰克高性能示波器总经理Brian Reich表示:“新相位参考模块、升级后的电采样模块和其他增强使泰克成为高速数据通信领域的绝对领导厂商。在测量系统保真度、多功能性和可用性方面,由于我们的价格十分具有竞争力,所以在客户群中具有明显的优势。”

新82A04B相位参考模块可以与DSA8300主机一起使用,并且支持2-32 GHz输入时钟频率,同时可选支持最高60 GHz。 

除了82A04B之外,泰克还推出了6个支持20 - 70 GHz带宽的新电采样模块。这些模块使用独特的远程采样头端,将测量采集点置于被测器件或接近被测器件的位置,来最小化由于线缆存在而导致的信号退化。这些功能共同提供了低垂直噪声、低固有抖动和带宽性能的独特组合,使工程师能够充分地检测数据率高达45GHz以上的信号(三阶谐波),以满足最新IEEE和光纤通道标准的要求。

DSA8300支持同时采集最多三个差分(或六个单端)信号,并在如今的100G电设计中常见的多巷道系统测试中实现超低抖动。相比之下,竞争选择方案只能采集两个单端信号,最大采样频率只有50 GHz且不支持远程采样,因而导致严重的信号损伤。

为帮助设计人员提高生产力,泰克还推出了用于DSA8300系列示波器的应用软件与固件更新,来改进定时分析、设置和测试执行。突出特性包括引导式通道采集和TDR步进对准,用户通道延迟和TDR去偏斜(以时间单位),以及关于在使用新82A04B相位参考模块时如何获得最佳抖动性能的定量及描述性信息。

供货信息

用于DSA8300示波器的新相位参考和电模块以及其他增强将在2012年底推出。
相关资讯
宇树科技启动IPO辅导,冲刺“人形机器人第一股”

2025年7月18日,杭州宇树科技股份有限公司(以下简称“宇树科技”)正式在浙江证监局完成上市辅导备案,拟在A股首次公开发行股票(IPO)。辅导机构为中信证券,律师事务所及会计师事务所分别为北京德恒和容诚。根据计划,中信证券将于2025年10月对宇树科技进行上市条件评估,并协助其提交IPO申请文件。若顺利上市,宇树科技有望成为A股“人形机器人第一股”。

日本 Rapidus 启动关键一步:IIM-1 厂成功试产 2nm 测试晶圆

近日,日本半导体新创企业Rapidus宣布,其位于北海道的IIM-1晶圆厂已启动2nm制程的测试晶圆生产,并计划于2027年实现量产。这一进展标志着日本在先进制程领域的重大突破,有望重塑全球半导体产业格局。

台积电2nm制程产能大幅扩张 全球芯片巨头争相抢购

台积电2nm制程技术将按计划于2024年下半年进入量产阶段。由于苹果、AMD、英特尔等首批客户订单需求强劲,加上高通、联发科、英伟达等厂商后续跟进,台积电2nm产能供不应求。为此,台积电计划大幅提升产能,目标在2025年将月产能从今年底的4万片提升至10万片,增幅高达1.5倍。

日本Rapidus突破2nm芯片技术,挑战台积电三星霸主地位

日本政府支持的半导体企业Rapidus于7月18日宣布,已成功试产国内首个2nm晶体管,标志着该国在先进芯片制造领域取得关键突破。这一进展是日本耗资5万亿日元(约合340亿美元)半导体复兴计划的重要里程碑,旨在重塑其在全球芯片产业链中的竞争力。

RISC-V架构突破性能瓶颈,Andes发布新一代AX66处理器IP

在2025年RISC-V中国峰会的“高性能计算分论坛”上,Andes晶心科技CEO林志明正式发布了公司最新一代64位RISC-V处理器IP——AX66。该产品基于RISC-V国际基金会最新批准的RVA23 Profile标准,专为高性能计算(HPC)、AI加速及边缘计算等场景优化,标志着RISC-V生态在高性能计算领域的进一步成熟。