Synopsys发布为最优化实现所有系统级芯片处理器内核的标准单元库和存储器套件

发布时间:2013-06-25 阅读量:711 来源: 我爱方案网 作者:

【导读】日前,Synopsys宣布发布为最优化实现所有系统级芯片处理器内核的标准单元库和存储器套件。新的DesignWare HPC设计套件为CPU、GPU和DSP的内核带来了卓越的性能、功耗和面积。


新品亮点:

•    同一个包括标准单元库和存储器实例的设计套件(以下简称设计套件)可优化一个系统级芯片(SoC)上的所有处理器内核,该设计套件包括超高密度的存储器编译器和超过125种全新的标准单元和存储器实例

•    可使主CPU内核的性能提高达10%,GPU内核功耗降低达 25%、面积缩小达10%,如Imagination Technologies公司的PowerVR Series6 IP内核

•    与重要合作伙伴紧密合作开发,包括:Imagination TechnologiesCEVA芯源科技(VeriSilicon)

•    通过Synopsys的FastOpt服务,在短短的四到六周内即可实现优化的处理器内核

为加速芯片和电子系统创新而提供软件、知识产权(IP)及服务的全球性领先供应商新思科技公司(Synopsys, Inc.)日前发布其专为支持多种处理器内核的优化实现而设计的套件,以作为DesignWare Duet嵌入式存储器以及逻辑库IP组合的扩展。此次发布的全新DesignWare HPC(高性能内核)设计套件包括一整套高速和高密度存储器实例和标准单元库,它们可使SoC设计师优化其片上CPU、GPU和DSP IP内核,以实现最大的速度、最小的面积或最低的功耗,或针对其特殊的应用需求实现上述三者的最优化平衡。


图 Synopsys 逻辑产品市场经理介绍新的标准单元库及存储套件
 

“我们与 Synopsys合作,通过采用Synopsys的存储器和标准单元库,在实现我们的IP内核时在面积和能效两方面都得到了显著的提升。”Imagination Technologies 负责IMGworks SoC设计的执行副总裁Mark Dunn表示道,“我们最近的项目是使用Synopsys公司的HPC Design Kit高性能内核设计套件的标准单元和存储器来构建PowerVR™ Series6 GPU,从整体上将动态功耗减少高达25%,同时面积缩小高达10%,其中的一些模块的面积改善达到了14%。我们还创建了一个经过调整的设计流程,该设计流程已经使得实现周期改善了高达30%。”

Synopsys多样化的DesignWare IP包括经过硅验证的嵌入式存储器编译器和标准单元库,它们支持一系列从180纳米到28纳米的晶圆代工厂和工艺,并已经成功地应用在超过三十亿只已发货的芯片之中。DesignWare Duet嵌入式存储器和逻辑库套件包含了实现一个完整的SoC所需的所有物理IP单元,包括标准单元、SRAM编译器、寄存器文件、ROM、数据通道库和功率优化包(POK)等。并提供了过驱动/低电压工艺、电压温度(PVT)角、multi-channel单元、存储器内建自测和修复等选项。为满足先进CPU、GPU和DSP内核在速度和密度上的特殊要求,DesignWare HPC设计套件添加了为此而在性能、功耗和密度等方面进行了优化的标准单元以及存储器实例。

“用于实现处理器内核的物理IP对设计可达到的功耗、性能和面积是有巨大影响的。” VeriSilicon负责设计方法和项目管理的公司副总裁李念峰说。“当我们考虑对一个优化的实现有利的所有因素时,DesignWare  Duet嵌入式存储器和逻辑库一直是我们在近期硬化的一个领先的CPU内核上,实现各种性能提升的首要贡献者。新的DesignWare HPC设计套件包含了特殊的逻辑单元和SRAM,它们正是我们在先进的处理器内核上去实现尽可能高的性能,同时将面积和功耗降到最低所需要的。”

“DSP是每一种先进电子产品的基本组件,从智能手机和平板电脑到智能电视和基站,同时每一种设计都有独特的优化需求,” CEVA有限公司营销副总裁 Eran Briman说,“除了极高的性能,设计师依靠我们的DSP内核来消耗尽可能少的电能并占用尽可能少的硅面积。我们期待继续与Synopsys合作,以帮助我们共同的客户达到其严格的设计目标。”

HPC设计套件包括快速缓存存储器实例和性能经调整的触发器,它们可实现比标准Duet套件高出达10%的速度提升。为了使动态和漏电功耗以及芯片面积减少到最小,新的套件提供了面积优化的触发器、多比特触发器和一种超高密度二端口SRAM,实现了高达25%的面积缩小和功耗降低,同时保持了处理器的性能。

为了帮助设计团队在最短的时间内实现其处理器和SoC的设计目标,Synopsys还提供优化的设计流程脚本和专家内核优化咨询,包括FastOpt实现服务。
 “设计师使用Imagination公司的任何IP,包括PowerVR图形和视频处理器、MIPS处理器和Ensigma通信处理器,将最终能够得益于充分发挥Synopsys的HPC Design Kit的优势,这正是拜该公司多年来与Imagination合作和服务客户所带来的丰富经验所赐。”Imagination公司的Mark Dunn 补充道,“通过这些包括与Synopsys的战略合作在内的项目,我们带来了实用的解决方案,以帮助我们的客户通过使用我们的IP,在最短时间内实现性能、功耗和面积优化的设计。”

 “设计师在实现处理器内核时,必须在速度、功耗和面积三方面找到平衡,从而为其特定的应用带来最佳的实现,而物理IP在实现这种优化设计时尤为重要。” Synopsys公司IP和系统市场营销副总裁John Koeter表示,“我们一直和实现多种处理器核的领先的客户和IP合作伙伴紧密合作以洞悉在其设计中如何实现绝对最佳的结果,同时将从中所学到的总体经验反映在了全新的DesignWare HPC 设计套件之中。仅在一个设计套件中,设计师们现在可接触到在速度、功耗和面积等全方位优化其CPU、GPU和DSP内核所需的特殊单元和存储器。”

供货与资源


应用于领先的28nm工艺的DesignWare HPC Design Kit设计套件将于2013年7月开始供货。
如希望了解更多关于DesignWare HPC Design Kit的信息,请访问:http://www.synopsys.com/hpc-ip。
相关资讯
江波龙与闪迪达成战略合作:共拓高端UFS存储市场

2025年6月16日,深圳市江波龙电子股份有限公司(股票代码:301308)宣布其全资子公司Longsys Electronics (HK)与全球存储解决方案巨头Sandisk(闪迪)签署具有法律约束力的合作备忘录。双方将整合江波龙在主控芯片设计、固件研发、封测制造能力,以及闪迪在NAND Flash技术与嵌入式系统设计的优势,面向移动终端及物联网(IoT)市场联合开发定制化UFS(通用闪存存储)产品及解决方案。

ICBAR滤波器:突破5G通信小型化瓶颈的核心技术

在5G通信加速普及与技术迭代的背景下,频谱资源紧张已成为制约行业发展的关键瓶颈。随着频段分配日益复杂、共站共址情况普遍化以及保护频段不断收窄,市场对射频滤波器性能的要求不断提升。5G与MIMO技术的广泛应用导致频段数量激增,设备中所需的滤波器与开关数量呈几何级增长,而终端设备内部空间“寸土寸金” 的现实,迫使滤波器必须在更小的体积内实现更优性能。在这一背景下,诺思微系统推出的ICBAR(干涉耦合体声波谐振器)滤波器技术,凭借其创新的层叠结构设计,成功解决了高性能与小尺寸难以兼得的技术矛盾,成为推动行业持续发展的关键突破点。

中国PC市场2025年第一季度分析报告:消费驱动增长,本土品牌崛起

2025年第一季度,中国大陆PC市场(不含平板电脑)迎来开门红,整体出货量达到890万台,同比增长12%,呈现稳健复苏态势。与此同时,平板电脑市场表现更为亮眼,出货量达870万台,同比大幅攀升19%,显示出移动计算设备的持续受欢迎。

安森美携AI驱动听力解决方案亮相第九届北京国际听力学大会

2025年6月17日,上海——全球智能电源与感知技术领导者安森美(onsemi, NASDAQ: ON) 在第九届北京国际听力学大会上展示了革新性听力健康技术。公司凭借Ezairo系列智能音频平台,重点呈现了人工智能在可穿戴听觉设备中的前沿应用,彰显其在个性化听觉解决方案领域的创新领导力。

国产超低功耗霍尔传感器突破可穿戴设备微型化极限——艾为电子Hyper-Hall系列技术解析与行业前景

在AI与可穿戴设备爆发式发展的背景下,传统霍尔传感器受限于封装尺寸(普遍≥1.1×1.4mm)和功耗水平(通常>4μA),难以满足AR眼镜、智能戒指等新兴设备对空间与能效的严苛需求。艾为电子依托17年数模混合芯片设计经验,推出新一代Hyper-Hall系列霍尔传感器,通过0.8×0.8×0.5mm FCDFN封装与0.8μA工作功耗(后续型号将达0.1μA),实现体积较传统方案缩小60%,功耗降低80%。该系列支持1.1-5.5V宽电压,覆盖18-100Gs磁场阈值,提供推挽/开漏双输出模式,为微型电子设备提供底层传感支撑。