Altera的Interlaken IP实现了产品之间的互操作

发布时间:2013-08-1 阅读量:904 来源: 我爱方案网 作者:

【导读】Altera公司今天宣布,Stratix V FPGA的Interlaken知识产权(IP)内核实现了与Cavium OCTEON多核处理器的互操作。Altera演示Cavium OCTEON多核处理器的Interlaken互联,与Cavium合作,当前和下一代网络平台及时面市。

2013年8月1号,Altera公司 (NASDAQ: ALTR)宣布,Stratix V FPGA的Interlaken知识产权(IP)内核实现了与Cavium OCTEON多核处理器的互操作。这一成功的工作保证了芯片至芯片前端互联,更方便OEM做出器件选择决定。

Cavium的解决方案和服务总监John Bromhead评论说:“Altera灵活的Interlaken IP使我们能够迅速实现产品之间的互操作。利用这一解决方案,我们的客户更有信心采用Altera FPGA和Cavium OCTEON处理器进行开发,这些器件将无缝工作在一起。简单方便的互操作性也帮助客户满足了严格的产品及时面市要求。”

Altera Interlaken IP内核能够大吞吐量工作在峰值负荷下,支持实现高性能。其特性包括:

1、20多个参数和设置,非常灵活的调整系统性能,而且性能可扩展,支持互操作。
2、数据速率和通路达到12.5G和x24通路。
3、提供标准和可定制Interlaken IP内核。
4、可交付全集成IP,包括MAC、PCS和PMA层。
5、兼容Interlaken协议定义v1.2。

Altera产品营销总监Alex Grbic评论说:“我们灵活的Interlaken IP内核使得市场上的各种SoC、ASSP和ASIC器件接口能够立刻使用Altera FPGA。演示与Cavium OCTEON器件的互操作表明,我们提供了高质量的Interlaken IP,而且实现了我们对解决方案的承诺。”

Altera Interlaken IP内核非常适合用于接入、骨干以太网和数据中心应用的多太比特路由器和交换机,这些应用要求IP可配置,以优化实现各种流量指标,并能够扩展到下一代平台。Interlaken IP包括Altera技术领先的收发器(PMA)、PCS和MAC层。PCS层在Stratix V和Arria V FPGA中得到了增强,从而帮助客户节省了30%到50%的FPGA逻辑资源。Interlaken IP不但节省了资源,还通过了大量的仿真验证,能够可靠的工作在内部和客户平台上。

Altera简介
 
Altera的可编程解决方案帮助电子系统设计人员快速高效地实现创新,突出产品优势,赢得市场竞争。Altera提供FPGA、SoC、CPLD和ASIC以及软件工具、知识产权、嵌入式处理器和客户支持,为全世界的客户提供高价值可编程解决方案。

相关资讯
日产与Wayve达成AI驾驶辅助合作!计划2027财年在日本首发

近日,日产汽车和总部位于英国的自动驾驶初创公司Wayve签署协议,合作开发基于人工智能的驾驶辅助系统。

京东重金布局存算一体AI芯片,“40K-100K×20薪”高调招募存算一体AI芯片人才!

京东开启招聘存算一体芯片设计工程师计划,薪酬高达“40K-100K*20薪”

铠侠2026年量产第十代NAND闪存,332层堆叠助力AI数据中心存储升级!

日本芯片制造商铠侠(Kioxia)计划于2026年在其岩手县晶圆厂开始生产新一代NAND闪存芯片。

英特尔、AMD、德州仪器遭指控!被指对芯片流入俄罗斯存在“故意漠视”

一系列诉讼指控芯片制造商英特尔、AMD及德州仪器公司,未能有效阻止其技术被用于俄罗斯制造的武器。

突发!台积电日本晶圆厂已停工,或直接升级至4nm工艺!

台积电日本子公司JASM熊本第二晶圆厂在 10 月下旬启动后近期处于暂停状态,重型设备已撤出工地