泰克推出业内首款LPDDR4物理层测试解决方案

发布时间:2014-09-29 阅读量:773 来源: 我爱方案网 作者:

【导读】泰克公司日前宣布,推出业内首款针对下一代移动内存技术---JEDEC LPDDR4的完整物理层及一致性测试解决方案。扩展泰克综合DDR测试解决方案的支持范围,以支持用于移动设备的新型高速低功耗内存接口。

中国 北京,2014年9月29日 – 全球示波器市场的领导厂商---泰克公司日前宣布,推出业内首款针对下一代移动内存技术---JEDEC LPDDR4的完整物理层及一致性测试解决方案。将于2015年开始采用的LPDDR4技术基于目前的LPDDR3技术,其数据速率将增加到4.26 Gb/s,并使用超低电压核心使功耗降低约35%,以提高智能手机、可穿戴设备和平板电脑等移动设备的性能。

由于仅有1.1V的低输入/输出电压、高数据速率以及使得测试非常不方便的紧凑机械设计,LPDDR4带来了新的测试和测量挑战。另外,参考电压 (Vref)、读突发 (read burst) 和写突发 (write burst) 方面的许多变化也使得进行JESD209-4规范所要求的测试变得更加复杂。泰克为设计工程师测试其LPDDR4设计提供最完善的工具集。通过自动化的设置及测试执行,泰克解决方案能够将其测试周期从之前的1个星期或更长时间缩短到1小时。

“LPDDR4无疑显著增加了(内存)确认对整个移动内存生态系统的复杂性和挑战,无论是对硅芯片供应商还是系统集成商都是如此”,泰克公司高性能示波器总经理Brian Reich表示,“为了高效地将这一令人激动的新技术推向市场,我们提供涵盖整个内存验证范畴的必要测试和测量工具——从高性能示波器和探头到先进分析软件。”

通过此次发布,泰克的DDR-LP4分析软件现在提供针对LPDDR4新标准的综合性物理层测试和调试。通过自动化测试设置和执行,DDR-LP4使内存设计工程师自信其设计能够完全符合内存标准。如果内存系统在一致性测试中失败,设计工程师能够快速切换到调试模式,并使用泰克示波器的强大Visual Trigger(可视触发)功能等工具来隔离相关事件,以便利用DPOJET抖动和眼图测量工具集进行更深入的根本原因分析。

LPDDR4插补器

泰克还与合作伙伴Nexus Technology联合推出业内首款具有两项插补器设计专利的LPDDR4内存器件插补器。EdgeProbe插补器是为满足移动设计的严格机械要求而设计的,而带插座插补器具有使用简便、可重复使用和器件可互换的特点。

定价与供货信息

提供LPDDR4支持的选项DDR-LP4 现已供货。

相关资讯
2025年Q1全球AI智能眼镜剧变:Meta独领风骚,中国芯破局在望

2025年第一季度,全球AI智能眼镜市场迎来戏剧性增长。行业数据显示,该季度全球总销量突破60万台,较2024年同期飙升216%。然而,表面繁荣下隐藏着市场高度集中的结构性失衡——仅Ray-Ban Meta单品牌就贡献了52.8万台的销量,占据全球市场88%的绝对份额。这一现象折射出中国市场的深层困境:尽管雷鸟V3、小米AI眼镜等本土产品已实现稳定供应,但“发布会热度高涨,终端销售遇冷”的尴尬局面仍在持续,产业整体仍处于发展阵痛期。

英伟达市值迫近历史峰值,AI驱动芯片需求爆发

华尔街对人工智能(AI)的空前乐观情绪持续升温,将芯片巨头英伟达推至聚光灯下。该公司市值于盘中交易中一度触及惊人的3.92万亿美元,超越苹果公司在2023年12月创下的3.915万亿美元收盘市值纪录,距离全球市值最高公司的王座仅一步之遥。

电视市场前瞻:2025年总量微调,北美与中国逆势领涨

国际权威调研机构Omdia于7月3日发布最新预测数据显示,2025年全球电视出货量预计达2.087亿台,与2024年同期基本持平,同比微降0.1%。在全球消费电子需求疲软的背景下,北美与中国市场逆势突破,成为驱动行业发展的核心动力。

三星美国芯片厂延期,客户需求与工艺迭代成主因​

全球半导体巨头三星电子在美国德克萨斯州泰勒市(Taylor, Texas)投资建设的先进芯片制造工厂,其原定于2024年的投产计划现已推迟至2026年。据行业知情人士透露,建设进度调整的主要动因在于当前难以锁定足够的客户订单以及需要适应市场对更尖端制程工艺的需求变化。这一变动引起了外界对半导体市场复苏节奏和大型投资项目落地挑战的关注。

苹果折叠iPhone开发步入关键阶段,2026年秋季发布预期增强

多方供应链信息及行业分析师报告显示,苹果公司(Apple Inc.)针对首款可折叠iPhone的开发工作已进入实质性的原型机(Prototype)阶段。据悉,该项目于今年6月已正式迈入P1(Prototype 1)原型开发阶段。按照苹果既定的产品开发流程,后续还将经历P2和P3阶段,整个Prototype开发流程预计持续约6个月。在此期间,供应链伙伴将进行小批量试产,并由富士康(鸿海精密)及和硕等主力组装厂进行组装整合,核心目标是验证初期生产可行性与关键组件的良品率。