发布时间:2017-01-26 阅读量:917 来源: 我爱方案网 作者: candytang
硬件设计中,需要考虑的一个重要问题就是低功耗设计,但是如果你火候不够,往往会误入“自以为是低功耗”的怪圈。现在让我们来看看老司机是如何点评低功耗设计中的八大现象的。
点评:低功耗设计并不仅仅是为了省电,更多的好处在于降低了电源模块及散热系统的成本、由于电流的减小也减少了电磁辐射和热噪声的干扰。随着设备温度的降低,器件寿命则相应延长(半导体器件的工作温度每提高10度,寿命则缩短一半)
现象二:这些总线信号都用电阻拉一下,感觉放心些
点评:不用的I/O口如果悬空的话,受外界的一点点干扰就可能成为反复振荡的输入信号了,而MOS器件的功耗基本取决于门电路的翻转次数。如果把它上拉的话,每个引脚也会有微安级的电流,所以最好的办法是设成输出(当然外面不能接其它有驱动的信号)
点评:FGPA的功耗与被使用的触发器数量及其翻转次数成正比,所以同一型号的FPGA在不同电路不同时刻的功耗可能相差100倍。尽量减少高速翻转的触发器数量是降低FPGA功耗的根本方法。
点评:对于内部不太复杂的芯片功耗是很难确定的,它主要由引脚上的电流确定,一个ABT16244,没有负载的话耗电大概不到1毫安,但它的指标是每个脚可驱动60毫安的负载(如匹配几十欧姆的电阻),即满负荷的功耗最大可达60*16=960mA,当然只是电源电流这么大,热量都落到负载身上了。
点评:大部分存储器的功耗在片选有效时(不论OE和WE如何)将比片选无效时大100倍以上,所以应尽可能使用CS来控制芯片,并且在满足其它要求的情况下尽可能缩短片选脉冲的宽度。
点评:除了少数特定信号外(如100BASE-T、CML),都是有过冲的,只要不是很大,并不一定都需要匹配,即使匹配也并非要匹配得最好。像TTL的输出阻抗不到50欧姆,有的甚至20欧姆,如果也用这么大的匹配电阻的话,那电流就非常大了,功耗是无法接受的,另外信号幅度也将小得不能用,再说一般信号在输出高电平和输出低电平时的输出阻抗并不相同,也没办法做到完全匹配。所以对TTL、LVDS、422等信号的匹配只要做到过冲可以接受即可。
点评:硬件只是搭个舞台,唱戏的却是软件,总线上几乎每一个芯片的访问、每一个信号的翻转差不多都由软件控制的,如果软件能减少外存的访问次数(多使用寄存器变量、多使用内部CACHE等)、及时响应中断(中断往往是低电平有效并带有上拉电阻)及其它争对具体单板的特定措施都将对降低功耗作出很大的贡献。
全球半导体制造商ROHM于2025年5月15日宣布,推出突破性30V耐压共源Nch MOSFET产品"AW2K21"。该产品采用2.0mm×2.0mm超小型封装,典型导通电阻低至2.0mΩ,兼具业界领先的功率密度与效能表现,标志着双向供电电路设计进入新一代技术阶段。
在2025年5月15日举行的台积电技术论坛上,其全球业务资深副总经理张晓强指出,半导体产业正迎来以人工智能(AI)为核心动力的增长周期。台积电预测,2025年全球半导体产值将同比增长超10%,而到2030年,行业规模有望突破1万亿美元,其中AI贡献的占比将达到45%。这一愿景的背后,是台积电在先进制程、封装技术及多场景应用生态上的持续创新。
全球领先的微电子工程企业Melexis(迈来芯)于2025年5月15日宣布,其年度股东大会正式通过决议,任命齐玲女士与Kazuhiro Takenaka先生为董事会新成员。此次人事调整标志着公司深化亚太市场战略布局迈出关键一步,旨在通过行业资深人才的多元视角,赋能全球业务增长与区域本地化运营。
在全球制造业数字化转型加速的背景下,半导体与电子元器件领域正经历着技术范式变革。2025年5月,知名NPI代理商贸泽电子联合Analog Devices与Samtec发布的《工业应用中的机器人、AI与ML深度解析》电子书,系统阐述了智能技术如何重构现代工业体系。该著作汇集九位行业专家的前沿观点,重点揭示了三大技术演进方向:
全球半导体代工龙头企业台积电(TSMC)在5月15日举办的2024年度技术论坛中国台湾专场上,首次披露了年度产能扩张蓝图。据该公司营运/先进技术暨光罩工程副总经理张宗生透露,今年将在中国台湾地区及海外同步推进九个生产设施建设项目,包含八座尖端晶圆制造厂和一座先进封装基地,彰显其在半导体先进制程领域的持续领导力。