经验谈:快包服务商分享的FPGA工程设计三大黄金法则

发布时间:2017-03-2 阅读量:2630 来源: 我爱方案网 作者: jiangliu

不管你是一名逻辑设计师、硬件工程师或系统工程师,甚或拥有所有这些头衔,只要你在任何一种高速和多协议的复杂系统中使用了FPGA,你就很可能需要努力解决好器件配置、电源管理、IP集成、信号完整性和其他的一些关键设计问题。



不过,你不必独自面对这些挑战,因为快包平台签约的优质FPGA应用工程师每天都会面对这些问题,而且他们已经提出了一些将令你的设计工作变得更轻松的设计指导原则和解决方案。掌握FPGA设计的三大黄金法则,让你设计更轻松。

快包发布的FPGA相关优质任务推荐:信号处理fpga开发板FPGA原理图及PCB项目用fpga实现视频拼接和视频开窗FPGA 驱动SONY CCD等,感兴趣的网友可以点击申请!

快包优质服务商总结的FPGA工程设计三大黄金法则

一面积与速度的平衡互换原则

这里的面积指的是FPGA的芯片资源,包括逻辑资源和I/O资源等;这里的速度指的是FPGA工作的最高频率(和DSP或者ARM不同,FPGA设计的工作频率是不固定的,而是和设计本身的延迟紧密相连)。 在实际设计中,使用最小的面积设计出最高的速度是每一个开发者追求的目标,但是“鱼和熊掌不可兼得”,取舍之间展示了一个开发者的智慧。

1.速度换面积

速度优势可以换取面积的节约。面积越小,就意味着可以用更低的成本来实现产品的功能。速度换面积的原则在一些较复杂的算法设计中常常会用到。在这些算法设计中,流水线设计常常是必须用到的技术。

在流水线的设计中,这些被重复使用但是使用次数不同的模块将会占用大量的FPGA资源。对FPGA的设计技术进行改造,将被重复使用的算法模块提炼出最小的复用单元,并利用这个最小的高速代替原设计中被重复使用但次数不同的模块。当然,在改造的过程中必然会增加一些其他的资源来实现这个代替的过程。但是只要速度具有优势,那么增加的这部分逻辑依然能够实现降低面积提高速度的目的。

可以看到,速度换面积的关键是高速基本单元的复用。

2.面积换速度

在这种方法中面积的复制可以换取速度的提高。支持的速度越高,就意味着可以实现更高的产品性能。一些注重产品性能的应用领域可以采用并行处理技术,实现面积换速度。

二硬件可实现原则

FPGA设计通常会使用HDL语言,比如Verilog HDL或者VHDL。当采用HDL语言来描述一个硬件电路功能的时候,一定要确保代码描述的电路是硬件可实现的。

Verilog HDL语言的语法与C语言很相似,但是它们之间有着本质的区别。C语言是基于过程的高级语言,编译后可以在CPU上运行。而Verilog HDL语言描述的本身就是硬件结构,编译后是硬件电路。因此,有些语句在C语言的环境中应用是没有问题的,但是在HDL语言环境下就会导致结果不正确或者不理想。如:

for(i=0;i《16;i++)

DoSomething();

在C语言中运行没有任何问题,但是在Verilog HDL的环境下编译就会导致综合后的资源严重浪费。

三同步设计原则

同步电路和异步电路是FPGA设计的两种基本电路结构形式。

异步电路的最大缺点是会产生毛刺。同步设计的核心电路是由各种触发器构成的。这类电路的任何输出都是在某个时钟的边沿驱动触发器产生的。所以,同步设计可以很好地避免毛刺的产生。

FPGA基本特点:

1) 采用FPGA设计ASIC电路(专用集成电路),用户不需要投片生产,就能得到合用的芯片。

2) FPGA可做其它全定制或半定制ASIC电路的中试样片。

3) FPGA内部有丰富的触发器和I/O引脚。

4) FPGA是ASIC电路中设计周期最短、开发费用最低、风险最小的器件之一。

5) FPGA采用高速CMOS工艺,功耗低,可以与CMOS、TTL电平兼容。

主要FPGA生产厂商汇总

1) Xilinx 开发平台是ISE

2) Altera,开发平台是Quartus II

3) Actel ,开发平台是Libero

4) LatTIce

5) Atmel

相关资讯
台积电2nm制程斩获英特尔大单 Nova Lake-S处理器2026年量产

供应链消息证实,英特尔新一代桌面处理器Nova Lake-S已完成台积电2nm制程设计定案(DTA),计划于2026年第三季度量产。此次合作标志着英特尔首次将旗舰级CPU全流程导入外部代工厂,打破此前采用自研18A制程的预期。

英伟达获准对华供应H20 GPU 黄仁勋宣布推出全新合规AI芯片

英伟达CEO黄仁勋在北京访问期间正式确认,美国监管部门已批准其向中国市场销售H20人工智能芯片,首批产品预计近期启动交付。同时,该公司宣布专为中国市场定制开发了一款完全符合出口限制的RTX PRO GPU,主要面向工业数字化与人工智能应用场景。

2025年第二季度全球智能手机市场增长趋缓,高端化转型成关键驱动力

全球知名市场研究机构IDC最新数据显示,2025年第二季度(4月-6月)全球智能手机出货量达2.952亿部,同比增幅收窄至1%,显著低于前一季度1.5%的增长率。全球宏观经济不确定性持续抑制消费信心,尤其对价格敏感型用户群体的购买力造成冲击,导致市场整体增长动能减弱。

突破供应链瓶颈!台积电拟在美新建CoPoS与SoIC封装厂

全球晶圆代工龙头台积电正加速推进其在美国亚利桑那州的全产业链布局战略。根据外媒ComputerBase最新报道,台积电计划在其位于该州的Fab 21晶圆厂附近,新建两座专注于先进封装技术的专用工厂。此举旨在解决当前其美国产高端芯片仍需运回中国台湾进行封装的供应链瓶颈,进一步强化其在美国本土的制造与服务能力。

博通放弃西班牙10亿美元芯片封测厂计划 欧洲半导体雄心再受挫

2024年7月15日,综合多方权威信源报道,全球芯片设计巨头博通(Broadcom)已正式终止其在西班牙投资建设半导体封装测试(后段制造)工厂的计划。该项目原本被寄予厚望,是西班牙借助欧盟资金提振本土芯片产能的关键一环。