发布时间:2018-05-11 阅读量:949 来源: 我爱方案网 作者: Miya编辑
全球第一大芯片自动化设计解决方案提供商及全球第一大芯片接口IP供应商、信息安全和软件质量的全球领导者Synopsys近日宣布与TSMC合作,共同为TSMC 22nm超低功耗(ULP)与22nm超低漏电(ULL)平台开发DesignWare® 基础IP。该基础IP包含用于TSMC 22nm工艺的逻辑库、嵌入式内存以及一次性可编程(one-time programmable,OTP)非挥发性内存(non-volatile memories,NVM),能协助设计人员大幅降低功耗,同时满足各式应用的性能需求。DesignWare Duet Package包括了具备面积优化的高速低功耗嵌入式内存、使用标准核心氧化物(core oxide)或厚IO 氧化物以实现低漏电率的逻辑库、内存测试与修复能力以及功耗优化套件,能为SoC带来最佳的结果质量。
DesignWare HPC设计套件内容包括高速、高密度的内存实例(memory instance)和逻辑单元,能协助SoC设计人员进行CPU、GPU与DSP核心的优化,以达到速度、面积与功耗的最佳平衡。用于TSMC 22nm ULP与22nm ULL工艺的DesignWare OTP NVM IP无须额外的光罩层数或制程步骤,且能以最少的硅足迹(footprint)达到高产出、高安全性及高可靠性。
TSMC设计基础架构营销事业部资深处长Suk Lee表示:“TSMC与Synopsys多年成功的合作经验有助于双方客户实现SoC在性能、功耗及芯片面积的目标。通过为TSMC 22nm ULP与22nm ULL工艺提供DesignWare 基础IP,Synopsys作为业界领导厂商,持续提供通过验证的IP解决方案,协助设计人员减少设计工作量,同时在TSMC最新技术中实现设计目标。”
要点:
●基于TSMC 22nm ULP与22nm ULL平台的DesignWare Duet Package,包含实现完整SoC所需的所有基础IP,包括逻辑库、memory compilers与power optimization kits等。
●基于TSMC 22nm ULP工艺的DesignWare 高性能(HPC)设计能为CPU、GPU及DSP处理器核心提升其时序性能、功耗及芯片面积等表现。
●针对校正(calibration)、加密钥(encryption keys)及安全码储存等应用,基于TSMC 22nm ULP及22nm ULL的DesignWare OTP NVM IP,不需要额外的光罩层数(mask layer)或制程步骤(process step),就能支持1Mb 实例(instance)。
近日,日产汽车和总部位于英国的自动驾驶初创公司Wayve签署协议,合作开发基于人工智能的驾驶辅助系统。
京东开启招聘存算一体芯片设计工程师计划,薪酬高达“40K-100K*20薪”
日本芯片制造商铠侠(Kioxia)计划于2026年在其岩手县晶圆厂开始生产新一代NAND闪存芯片。
一系列诉讼指控芯片制造商英特尔、AMD及德州仪器公司,未能有效阻止其技术被用于俄罗斯制造的武器。
台积电日本子公司JASM熊本第二晶圆厂在 10 月下旬启动后近期处于暂停状态,重型设备已撤出工地