发布时间:2018-05-11 阅读量:779 来源: 我爱方案网 作者: Miya编辑
全球第一大芯片自动化设计解决方案提供商及全球第一大芯片接口IP供应商、信息安全和软件质量的全球领导者Synopsys近日宣布与TSMC合作,共同为TSMC 22nm超低功耗(ULP)与22nm超低漏电(ULL)平台开发DesignWare® 基础IP。该基础IP包含用于TSMC 22nm工艺的逻辑库、嵌入式内存以及一次性可编程(one-time programmable,OTP)非挥发性内存(non-volatile memories,NVM),能协助设计人员大幅降低功耗,同时满足各式应用的性能需求。DesignWare Duet Package包括了具备面积优化的高速低功耗嵌入式内存、使用标准核心氧化物(core oxide)或厚IO 氧化物以实现低漏电率的逻辑库、内存测试与修复能力以及功耗优化套件,能为SoC带来最佳的结果质量。
DesignWare HPC设计套件内容包括高速、高密度的内存实例(memory instance)和逻辑单元,能协助SoC设计人员进行CPU、GPU与DSP核心的优化,以达到速度、面积与功耗的最佳平衡。用于TSMC 22nm ULP与22nm ULL工艺的DesignWare OTP NVM IP无须额外的光罩层数或制程步骤,且能以最少的硅足迹(footprint)达到高产出、高安全性及高可靠性。
TSMC设计基础架构营销事业部资深处长Suk Lee表示:“TSMC与Synopsys多年成功的合作经验有助于双方客户实现SoC在性能、功耗及芯片面积的目标。通过为TSMC 22nm ULP与22nm ULL工艺提供DesignWare 基础IP,Synopsys作为业界领导厂商,持续提供通过验证的IP解决方案,协助设计人员减少设计工作量,同时在TSMC最新技术中实现设计目标。”
要点:
●基于TSMC 22nm ULP与22nm ULL平台的DesignWare Duet Package,包含实现完整SoC所需的所有基础IP,包括逻辑库、memory compilers与power optimization kits等。
●基于TSMC 22nm ULP工艺的DesignWare 高性能(HPC)设计能为CPU、GPU及DSP处理器核心提升其时序性能、功耗及芯片面积等表现。
●针对校正(calibration)、加密钥(encryption keys)及安全码储存等应用,基于TSMC 22nm ULP及22nm ULL的DesignWare OTP NVM IP,不需要额外的光罩层数(mask layer)或制程步骤(process step),就能支持1Mb 实例(instance)。
LG Display于6月27日宣布正式启动27英寸OLED显示器面板的全面量产计划,标志着高端显示器市场迎来重大技术革新。该面板基于革命性的第四代Primary RGB Tandem OLED技术,通过红、绿、蓝三原色四层独立堆叠结构,实现1500尼特峰值亮度与280Hz刷新率的卓越性能组合。
随着便携医疗设备和物联网传感器爆发式增长,市场对高精度、低功耗运算放大器的需求激增。圣邦微电子最新推出的SGM8610-2/SGM8610-4系列运放,通过创新架构实现8.5MHz带宽与0.9mA超低静态电流的突破性平衡,为电池供电系统提供全新解决方案。
2025年全球高端电视市场正经历结构性变革。根据Counterpoint Research最新报告,三星电子以23.7%的出货量份额保持高端市场首位,但同比下滑11个百分点。LG电子份额从23%降至16%,排名跌至第四。与此同时,中国品牌强势崛起——海信市场份额达20%(同比增长14个百分点),TCL以19%的占比(增长12个百分点)紧随其后,形成双雄夹击之势。
2025年7月30日,深圳福田会展中心! WAIE2025全球数字经济产业大会暨智能工业展即将重磅启幕!这场以“聚焦数字经济 赋能智能工业发展”为主题的全球盛会,汇聚500+ 行业翘楚企业,迎接50,000名全球专业观众,五大前沿展区、近二十场高峰论坛蓄势待发,共筑智能工业数字化发展的顶级交流、展示与合作平台。
随着人工智能服务器、工业储能系统及自动化设备广泛采用48V电源架构,市场对100V级MLCC提出全新要求:在微小封装内实现更高电容值以抑制电压波动。传统方案需并联多颗电容导致占用面积过大,TDK最新发布的C系列MLCC通过材料与结构创新,首次在1608封装(1.6×0.8×0.8mm)实现1μF@100V容量,为电源设计带来里程碑式突破。